ФЭА / АИТ / Интерфейсные БИС
(автор - student, добавлено - 21-02-2013, 19:27)
Интерфейсные БИС
Интерфейсные БИС являются сложными функционально завершенными контроллерами, оптимизированными, как правило, для микропроцессоров конкретной архитектуры. Для микропроцессоров серий 8085А, 8086, 8088, 80286, 80386 разработаны интерфейсные БИС типа 8291 и 8292 (отечественные аналоги КР580ВК91 и КР580ВГ92) и 8-разрядные приемопередатчики (типа 8293). На базе этих БИС создано большое число интерфейсных плат для ПЭВМ типа IBMPCXT/AT, в том числе для отечественных ПЭВМ серий ЕС184Х, «Нейрон И9.66», «Искра 1030», обеспечивающих эффективную поддержку работы программируемых устройств, в том числе на языке Бейсик. Стандарт унифицирует уровни 0, 1, а также возможности расширения функций с помощью специальных кодов и полей. В нем используются логическая адресация всех блоков данных и считывание с устройств прямого доступа информации о числе имеющихся блоков. Архитектура предусматривает несколько видов организации взаимодействия исполнителей. Дополнительные возможности обеспечивают два вида физической реализации, использование четности, синхронную передачу данных и др. Команды разделены на обязательные, расширенные, необязательные и уникальные. Устройства выполняют все обязательные команды для данного типа устройств, а также другие команды. Длина связи достигает 6 м при использовании обычных приемо-передающих элементов и 25 м для дифференциальных (на основе стандарта RS-485). Линии сигналов SCSI и их распределение по контактам двухрядного 50-контактного соединителя (с шагом 2,54 мм) приведены ниже. SCSI-2. Комитеты ANSI, ISO дорабатывают окончательную редакцию стандарта с целью сохранения аппаратной и программной совместимости с SCSI и существенного увеличения скорости и емкости накопителя. В стандарте SCSI-2 обеспечивается возможность передачи по 8-разрядной шине (как и в стандарте SCSI), 16- и 32-раз- рядным шинам и соответственно увеличение максимальной скорости передачи с 3 — 4 до 10 Мбайт/с. |
|