О САЙТЕ
Добро пожаловать!

Теперь вы можете поделиться своей работой!

Просто нажмите на значок
O2 Design Template

ФЭА / АИТ / ЭКЗАМЕНАЦИОННЫЕ ВОПРОСЫ ПО УЦА

(автор - student, добавлено - 26-05-2014, 23:41)

ЭКЗАМЕНАЦИОННЫЕ ВОПРОСЫ ПО УЦА 

 

 

  1. Преимущества  передачи  информации  в  виде  импульсов, параметры импульса.
  2. Ключевой  режим  транзистора.
  3. Преобразование  импульсных  сигналов  с  помощью  RC – цепей (интегрирующие, дифференцирующие цепи).
  4. Мультивибратор  на  операционном  усилителе (ОУ), режимы работы, схема.
  5. Одновибратор  на  операционном  усилителе (ОУ), принцип работы, схема.
  6. ГЛИН  в  автогенераторном  режиме, схема.
  7. ГЛИН  с  внешним  управлением, схема.
  8. ГЛИН. Классификация. Основные  параметры. Простейшая  схема, способы  стабилизации  тока.

 

  1. Алгебра  логики. Основные  понятия. Основные  логические  операции  и  их  реализация.

10.  Алгебра  логики. Основные тождества и законы. Формы записи логических функций (НФ, СНФ; табличный, числовой способ, кубические комплексы).

11.  Алгебра  логики. Способы  преобразования  НФ  в  СНФ. Реализация ЛФ в разных базисах.

12.  Классы  логических  устройств, этапы  проектирования  логических  схем.

13.  Классификация микросхем по схемно-технологическим признакам. Логический элемент И-НЕ ТТЛ-логики.

14.  Основные параметры логических ИМС.

15.  Сравнительная оценка базовых логических элементов.

16.  Комбинационные  логические  устройства (пример построения комбинационного логического устройства).

17.  Реализация логических операций И, ИЛИ, НЕ на элементах И-НЕ, ИЛИ-НЕ.

18.  Минимизация  логических  функций. Общие  сведения. Диаграммы  Вейча (случай  4-х  переменных, пример).

19.  Минимизация  логических  функций. Метод  неопределенных  коэффициентов.

20.  Минимизация  логических  функций. Метод Квайна.

21.  Минимизация  логических  функций. Метод Квайна-Мак-Класки.

22.  Комбинационные  интегральные  микросхемы.  Мультиплексоры, сумматоры, полусумматоры.

23.  Комбинационные  интегральные  микросхемы. Дешифраторы, шифраторы, ПЗУ, цифровые схемы сравнения.

24.  Триггеры. Асинхронный  RS - триггер. Синхронные  триггеры.

25.  Счетчики. Классификация. Бинарные счетчики на сложение и вычитание, реверсивные.

26.  Счетчики. Классификация. Распределители импульсов.

27.  Параллельный и последовательный регистры.

28.  Регистры. Общие  сведения. Микросхемы  регистров  хранения, сдвига.

29.  Дешифраторы. Виды, назначение. Схема линейного дешифратора, прямоугольного дешифратора. Каскадное включение дешифраторов, схема.

30.  Преобразователи  кодов. Виды, принципы  построения, микросхемы.

 

31.  Цифро-аналоговые  преобразователи. Классификация, параметры. Схема ЦАП с делителем напряжения R-2R (или с весовой резисторной схемой).

32.  Аналого-цифровые  преобразователи. Классификация, параметры. АЦП последовательного счета.

33.  Аналого-цифровые  преобразователи. Классификация, параметры. АЦП последовательного приближения.

34.  Аналого-цифровые  преобразователи. Классификация, параметры. АЦП параллельного типа.

35.  Аналого-цифровые  преобразователи. Классификация, параметры. АЦП двухтактного интегрирования.

36.  Аналого-цифровые  преобразователи. Классификация, параметры. АЦП с частотно-импульсным преобразованием.

 

37.  Запоминающие  устройства. Классификация,  параметры, структура.

38.  Электрические параметры микросхем памяти, пример.

39.  Обозначения выводов (сигналов) микросхем памяти. Запоминающий элемент статических ОЗУ.

40.  Структура статического ОЗУ (на примере микросхемы К561РУ2), схема.

41.  Микросхемы динамических ОЗУ, схема, пример.

42.  ПЗУ, классификация. ПЗУ масочного типа (на примере микросхемы К155РЕ21), схема.

43.  Однократно программируемые ПЗУ, ПЛМ (на примере К556РТ1), схема.

44.  Репрограммируемые ПЗУ, запоминающий элемент РПЗУ.

45.  Система маркировки ИМС, УГО микросхем ОЗУ, ПЗУ.


Ключевые слова -


ФНГ ФИМ ФЭА ФЭУ
Copyright 2018. Для правильного отображения сайта рекомендуем обновить Ваш браузер до последней версии!